# Rapport IOT

### Thomas Lerchundi M2PGI

## 1. Synthétise du processeur du processeur

Dans cette section, nous avons rigoureusement suivi les indications fournis en Tp (pour la partie configuration). Nous avons utilisé FPGA afin de synthétiser un processeur Nios 2.

Premièrement, en spécifiant les différents composants du processeur(mémoire, interface SPI...), nous avons pu généré le processeur.

Il s'agissait ensuite d'ajouter l'ensemble des entrées/sorties du micro-processeur, puis nous avons pu le générer.

Voici-ci contre le diagramme obtenu :



### 2. Programmation de la FPGA

Nous avons réalisé la reprogrammation des protocole de lecture et d'écriture sur l'interface SPI.

voici les fonctions programmée :

```
// Completer la fonction de lecture SPI
     目static int ReadSPI_0(alt_u8 addresse){
                               // contiendra la donnée lue
15
         alt_u8 data_miso;
          //Instruction de demande de lecture via TXDATA
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
         IOWR_ALTERA_AVALON_PIO_DATA(SPI_0_BASE+4,seq );
         while(IORD ALTERA AVALON PIO DATA(SPI 0 BASE+8)&0x0020 ==0 ){
   // Attente active tant que le TMT n'indique pas que la donnée peut être lue
          //Lecture effective des données.
         data_miso =IORD_ALTERA_AVALON_PIO_DATA(SPI_0_BASE);
         return data_miso;
       // Completer la fonction d'ecriture SPI
     □static void WriteSPI_0(alt_u8 addresse, alt_u8 data_mosi){
              Construction de la séquence MOSI
            alt_u8 entete=(adresse&0x3F)+0x80;
           alt_u16 seq = (entete << 8) + data_nosi;
while(IORD_ALTERA_AVALON_PIO_DATA(SPI_0_BASE+8)&0x0020 ==0 ){</pre>
     日
                  // Attente active tant que le TMT n'indique pas que la donnée peut être écrite
36
             //Instruction de demande de lecture via TXDATA
37
             IOWR_ALTERA_AVALON_PIO_DATA(SPI_0_BASE+4,seq );
38
39
```

Cette partie fut très intéressante, notamment par le fait de comprendre le fonctionnement des registres TXDATA, RX DATA et STATUS. Elle nous a permis de comprendre dans quelle circonstances ces registres était réellement utiliser dans le cadre du protocole SPi.

De plus, ce fut l'occasion de (re)découvrir l'utilisation d'opérations binaire en C.

Cependant, Faute de temps ( et d'anglais ). Nous n'avons pas eu le temps de tester le programme sur la carte dans le monde physique. Il aurait été intéressant de voir le déroulement des communications avec le module CYPRESS.

## Conclusion/Impressions Personnelles

De manière général, il fut réellement intéressant de synthétiser un micro-processeur, et de le charger sur une vraie carte en utilisant les brochages adéquats. De plus, comprendre le fonction des registres dans l'interface SPI fut très instruisant.

Cependant, il reste une certaine amertume, du fait de ne pas avoir pu tester notre programme par manque de temps. Si l'organisation le permet pour les années à venir, il serait intéressant de dédier un créneau de plus à ce TP, car la prise en main et la configuration initiale requiert un temps considérable.